

### Universidade de Brasília

Departamento de Ciência da Computação

Aula 13 Implementação RISC-V Uniciclo – Unidade de Controle





- Foram desenvolvidas, na verdade, três tipos de unidades operativas:
  - instruções de operações lógicas e aritméticas (add, sub, and, or, slt)
  - instruções de acesso a memória (/w e sw)
  - instruções de desvio condicionais (beq)
- Na fase de projeto as vezes precisamos replicar recursos.
- Na via de dados mais simples deve-se propor executar as instruções em um único período do clock.
- Isto quer dizer que nenhum dos recursos pode ser usado mais de uma vez por instrução.

## Caminho de Dados UNICICLO





- Cada operação requer a utilização adequada dos recursos
- Ex: add t0, s1, s2
  - É necessário que os endereços dos operandos s1 e s2 sejam enviados ao banco de registradores
  - Da mesma maneira, o endereço do registrador destino (t0) deverá ser informando ao banco de registradores
  - Uma vez que o banco de registradores disponibilize os valores de s1 e s2, estes deverão ser encaminhados à ULA
  - Posteriormente, o resultado deverá ser escrito no banco de registradores (registrador t0)



As operações da ULA são controladas por um código de 4 bits:

| Linhas de controle da ALU | Função           |
|---------------------------|------------------|
| 0000                      | AND              |
| 0001                      | OR               |
| 0010                      | add              |
| 0110                      | subtract         |
| 0111                      | set on less than |

- As instruções **lw** e **sw** utilizam a operação de **soma** da ULA
- As instruções add,sub,and,or,slt utilizam uma das 5 operações
- A instrução beq utiliza a subtração da ULA



- Os Opcodes definem as operações:
   lw(0x03), sw(0x23), beq(0x63), Tipo-R (0x33)
- No Tipo-R os campos <u>funct7 e funct3</u>, especificam o tipo de operação aritmética/lógica.
- Vamos definir 2 bits para identificar cada uma das categorias de instruções (ALUOp):

```
oo acesso à memória (lw, sw) [add]
```

- 01 desvio (beq) [sub]
- 10 lógico-aritméticas ([add, sub, and, or, slt])

{funct7,funct3}



# Lógica de Controle da ULA





xxx indica irrelevâncias (don't cares)

| OPcode | ALUOp | Operação | Funct7 Funct3 | Operação<br>da ULA | ALU<br>Control |
|--------|-------|----------|---------------|--------------------|----------------|
| lw     | 00    | Load     | XXXXXXX XXX   | add                | 0010           |
| SW     | 00    | Store    | XXXXXXX XXX   | add                | 0010           |
| beq    | 01    | Beq      | XXXXXXX XXX   | sub                | 0110           |
| Tipo-R | 10    | Add      | 000000000     | add                | 0010           |
| Tipo-R | 10    | Sub      | 0100000 000   | sub                | 0110           |
| Tipo-R | 10    | And      | 0000000 111   | and                | 0000           |
| Tipo-R | 10    | Or       | 0000000 110   | or                 | 0001           |
| Tipo-R | 10    | Slt      | 0000000 010   | slt                | 0111           |



Com base nas definições anteriores podemos montar a Tabela Verdade do circuito que gera os 4 bits de controle da ULA

| ALU        | JOp        |       | Funct 7 |       |       |       |       | F     | unct  | 3     | ALU<br>Control |          |
|------------|------------|-------|---------|-------|-------|-------|-------|-------|-------|-------|----------------|----------|
| ALU<br>Op1 | ALU<br>Op0 | I[31] | I[30]   | I[29] | I[28] | I[27] | I[26] | I[25] | I[14] | I[13] | I[12]          | Operação |
| 0          | 0          | X     | X       | X     | X     | X     | X     | X     | X     | X     | X              | 0010     |
| 0          | 1          | X     | X       | X     | X     | X     | X     | X     | X     | X     | X              | 0110     |
| 1          | 0          | 0     | 0       | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0              | 0010     |
| 1          | 0          | 0     | 1       | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0              | 0110     |
| 1          | 0          | 0     | 0       | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 1              | 0000     |
| 1          | 0          | 0     | 0       | 0     | 0     | 0     | 0     | 0     | 1     | 1     | 0              | 0001     |
| 1          | 0          | 0     | 0       | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0              | 0111     |

Exercício: Projetar o circuito digital com portas lógicas



```
module ALUControl (
       input [9:0] Funct10,
       input
              [1:0] ALUOp,
       output [3:0] ALUCtrl
       );
always @(*)
  case (ALUOp)
       2'b00: ALUCtrl <= OPADD;
       2'b01: ALUCtrl <= OPSUB;
       2'b10:
           case (Funct10)
               FUNADD: ALUCtrl <= OPADD;
               FUNSUB: ALUCtrl <= OPSUB;
               FUNAND: ALUCTR1 <= OPAND;
               FUNOR: ALUCTRI <= OPOR;
               FUNSLT: ALUCTR1 <= OPSLT;
               default: ALUCtrl <= 4'b0000;
           endcase
      default: ALUCtrl <= 4'b0000;
  endcase
endmodule
```

```
parameter
              = 4'b0010,
       OPADD
       OPSUB
              = 4'b0110,
              = 4'b0000,
       OPAND
       OPOR
              = 4'b0001,
              = 4'b0111,
       OPSLT
       FUNADD = 10'b0000000 000,
       FUNSUB = 10'b0100000 000,
       FUNAND = 10'b0000000 111,
       FUNOR = 10'b0000000 110,
       FUNSLT = 10'b0000000 010;
```



A unidade de controle deve, a partir do código da instrução,
 fornecer os sinais que realizam as instruções na unidade operativa





- As informações necessárias a execução de uma instrução são retiradas da própria instrução
  - O opcode (código de operação) sempre está nos bits Instr[6:0]
  - Os 2 registradores a serem lidos (rs1 e rs2) sempre estão nas posições Instr[19:15] e Instr[24:20] (tipo-R, beq e sw)
  - O registrador destino está sempre na posição Instr[11:7]
  - A formação do Imediato depende da instrução
- A unidade de controle deve prover
  - Controle dos multiplexadores
  - Controle de leitura e escrita da Memória de Dados
  - Controle de escrita no Banco de Registradores
  - Sinal de desvio condicional para seleção do próximo endereço
  - Controle ALUOp

## Sinais de Controle



| Instrução | ALUSrc | Mem2Reg | RegWrite | MemRead | MemWrite | Branch | ALUOp |
|-----------|--------|---------|----------|---------|----------|--------|-------|
| Tipo-R    | 0      | 0       | 1        | 0       | 0        | 0      | 10    |
| lw        | 1      | 1       | 1        | 1       | 0        | 0      | 00    |
| SW        | 1      | Χ       | 0        | 0       | 1        | 0      | 00    |
| beq       | 0      | Χ       | 0        | 0       | 0        | 1      | 01    |



| Instrução         | ALUSrc | Mem2Reg | RegWrite | MemRead | MemWrite | Branch | ALUOp |
|-------------------|--------|---------|----------|---------|----------|--------|-------|
| Tipo-R<br>0110011 | 0      | 0       | 1        | 0       | 0        | 0      | 10    |
| lw<br>0000011     | 1      | 1       | 1        | 1       | 0        | 0      | 00    |
| sw<br>0100011     | 1      | X       | 0        | 0       | 1        | 0      | 00    |
| beq<br>1100011    | 0      | X       | 0        | 0       | 0        | 1      | 01    |

- Lógica Combinacional Clássica Tabela verdade, qual tamanho?
- ROM (Read Only Memory) Qual o tamanho?
- PLA (Programable Logic Array) Ferramentas automáticas
- Descrição Verilog



- Uma vez construído o processador queremos adicionar uma nova instrução à ISA
- Verificar se o Caminho de Dados possui as funcionalidades que a nova instrução necessita;
- Adicionar ao Bloco de Controle os sinais de controle para a nova instrução, mantendo os sinais anteriores;

Ex.: Estender a organização do RISC-V para dar suporte a execução da instrução JAL, Jump And Link, desvio incondicional

```
jal rd, desloc
```

O endereço de desvio é obtido por: PC+ Imediato<<1



- Temporização
- Todas as tarefas executadas em 1 período do clock
- Elementos de estado alteram seu valor apenas na borda de subida do clock



Quais são os elementos de estado? Quando são escritos?

PC não necessita controle de escrita (pq?)



- Período de clock determinado pela instrução mais longa
  - □ **instrução lw:** (imagina se tivesse operações em Ponto Flutuante!)
    - leitura da instrução
    - leitura do registrador de base e geração do imediato
    - cálculo do endereço
    - leitura do dado da memória
    - escrita em registrador
- TODAS as instruções levam o mesmo tempo para executar: CPI=1

#### E ainda!

- Viola o princípio de tornar o caso comum rápido!
- Unidades funcionais duplicadas



- Supondo os seguintes tempos de execução das unidades operativas:
  - Acesso a memória: 200ps
  - ULA e somadores: 100ps
  - Acesso ao banco de registradores (leitura ou escrita): 50ps
  - Multiplexadores, Unidades de Controle, acesso ao PC, Geração de Imediato e fios considerados sem atraso (!!!!)
- Qual das seguintes implementações seria mais rápida e quanto?
- 1) Implementação onde toda instrução é feita em 1 ciclo de *clock* de duração fixa.
- 2) Implementação onde toda instrução é feita em 1 ciclo de *clock* de duração somente o necessário (!!**exemplo ideal didático**!!)

Para comparação consideremos um workload composto de:

25% lw, 10% sw, 45% Tipo-R, 15% beq, 5% jal

#### Lembrando que:

#### Tempo Execução = Contagem de Instruções x CPI x Período de clock

| Classe de<br>instrução |                    | Unidades funcionais u | ısadas pela | ı classe de instrução |                      |
|------------------------|--------------------|-----------------------|-------------|-----------------------|----------------------|
| tipo R                 | Busca de instrução | Acesso a registrador  | ALU         | Acesso a registrador  |                      |
| Load word              | Busca de instrução | Acesso a registrador  | ALU         | Acesso à memória      | Acesso a registrador |
| Store word             | Busca de instrução | Acesso a registrador  | ALU         | Acesso à memória      |                      |
| Branch                 | Busca de instrução | Acesso a registrador  | ALU         |                       |                      |
| Jump and link          | Busca de instrução |                       | Somador     | S. G. of settled.     | Acesso a registrador |

Usando esses caminhos críticos, podemos calcular o tamanho exigido para cada classe de instrução:

| Classe de<br>instrução | Memória de<br>instrução | Leitura de<br>registrador | Operação<br>ALU | Memória de<br>dados | Escrita de<br>registrador | Total |
|------------------------|-------------------------|---------------------------|-----------------|---------------------|---------------------------|-------|
| Tipo R                 | 200                     | 50                        | 100             | Logi dha i          | 50                        | 400ps |
| Load word              | 200                     | 50                        | 100             | 200                 | 50                        | 600ps |
| Store word             | 200                     | 50                        | 100             | 200                 | 9-14 (1997) and           | 550ps |
| Branch                 | 200                     | 50                        | 100             |                     | ato Galerald              | 350ps |
| Jump and link          | 200                     |                           | 100             |                     | 50                        | 350ps |

Tempo médio de execução de uma instrução:

Uniciclo fixo: 600ps

Uniciclo variável: 600×0.25+550×0.1+400×0.45+350×0.15+350×0.05=455ps

Fator de desempenho:  $\eta = 600/455 = 1.32$